đơn hàng_bg

các sản phẩm

XCVU190-2FLGB2104I 100% Mới & Nguyên Bản Riêng Cổ Mạch Tích Hợp Cao Cấp Đồng Hồ Đệm Họ

Mô tả ngắn:

Tăng hiệu suất và bộ nhớ UltraRAM trên chip để giảm chi phí BOM.Sự kết hợp lý tưởng giữa các thiết bị ngoại vi hiệu suất cao và triển khai hệ thống tiết kiệm chi phí.Kintex UltraScale+ FPGA có nhiều tùy chọn nguồn điện mang lại sự cân bằng tối ưu giữa hiệu năng hệ thống cần thiết và đường bao điện năng nhỏ nhất.Các FPGA hiệu suất cao, dung lượng cao được kích hoạt bằng cách sử dụng cả công nghệ nguyên khối và thế hệ tiếp theo.Các thiết bị Virtex UltraScale đạt được công suất, băng thông và hiệu suất hệ thống cao nhất để đáp ứng các yêu cầu ứng dụng và thị trường quan trọng thông qua việc tích hợp các chức năng cấp hệ thống khác nhau.


Chi tiết sản phẩm

Thẻ sản phẩm

Thuộc tính sản phẩm

KIỂU SỰ MIÊU TẢ
Loại FPGA (Mảng cổng lập trình trường)
người bán AMD
Loạt Virtex® UltraScale™
Bưu kiện Cái mâm
trạng thái sản phẩm Tích cực
DigiKey có thể lập trình Chưa xác minh
Số lượng LAB/CLB 134280
Số phần tử/ô logic 2349900
Tổng số bit RAM 150937600
Số lượng I/O 702
Cung cấp điện áp 0,922V ~ 0,979V
Kiểu lắp Gắn bề mặt
Nhiệt độ hoạt động -40°C ~ 100°C (TJ)
Gói / Thùng 2104-BBGA, FCBGA
Gói thiết bị của nhà cung cấp 2104-FCBGA (47,5x47,5)
Số sản phẩm cơ sở XCGU190

Sự miêu tả

Kintex® UltraScale FPGA: FPGA hiệu suất cao tập trung vào giá cả/hiệu năng, sử dụng cả công nghệ kết nối silicon xếp chồng (SSI) nguyên khối và thế hệ tiếp theo.Tỷ lệ DSP và khối RAM trên logic cao cũng như các bộ thu phát thế hệ tiếp theo, kết hợp với bao bì chi phí thấp, cho phép kết hợp tối ưu giữa khả năng và chi phí.
Kintex UltraScale+™ FPGA: Tăng hiệu suất và bộ nhớ UltraRAM trên chip để giảm chi phí BOM.Sự kết hợp lý tưởng giữa các thiết bị ngoại vi hiệu suất cao và triển khai hệ thống tiết kiệm chi phí.Kintex UltraScale+ FPGA có nhiều tùy chọn nguồn điện mang lại sự cân bằng tối ưu giữa hiệu năng hệ thống cần thiết và đường bao điện năng nhỏ nhất.
FPGA Virtex® UltraScale: Các FPGA hiệu suất cao, dung lượng cao được hỗ trợ bằng cách sử dụng cả công nghệ SSI nguyên khối và thế hệ tiếp theo.Các thiết bị Virtex UltraScale đạt được công suất, băng thông và hiệu suất hệ thống cao nhất để đáp ứng các yêu cầu ứng dụng và thị trường quan trọng thông qua việc tích hợp các chức năng cấp hệ thống khác nhau.
Virtex UltraScale+ FPGA: Băng thông thu phát cao nhất, số lượng DSP cao nhất cũng như bộ nhớ trên chip và trong gói cao nhất hiện có trong kiến ​​trúc UltraScale.Virtex UltraScale+ FPGA cũng cung cấp nhiều tùy chọn nguồn điện mang lại sự cân bằng tối ưu giữa hiệu năng hệ thống cần thiết và đường bao điện năng nhỏ nhất.
Zynq® UltraScale+ MPSoC: Kết hợp bộ xử lý ứng dụng 64-bit tiết kiệm năng lượng hiệu suất cao Cortex®-A53 dựa trên ARM® v8 với bộ xử lý thời gian thực ARM Cortex-R5 và kiến ​​trúc UltraScale để tạo ra tất cả MPSoC có thể lập trình đầu tiên trong ngành.Cung cấp khả năng tiết kiệm năng lượng chưa từng có, xử lý không đồng nhất và tăng tốc có thể lập trình.Zynq® UltraScale+ RFSoC: Kết hợp hệ thống con chuyển đổi dữ liệu RF và sửa lỗi chuyển tiếp với logic lập trình hàng đầu trong ngành và khả năng xử lý không đồng nhất. RF-ADC, RF-DAC và FEC quyết định mềm (SD-FEC) tích hợp cung cấp các hệ thống con chính cho nhiều băng tần , cơ sở hạ tầng cáp và vô tuyến di động đa chế độ.

Tóm tắt các tính năng

Tổng quan về hệ thống con chuyển đổi dữ liệu RF
Hầu hết Zynq UltraScale+ RFSoC đều bao gồm một hệ thống con chuyển đổi dữ liệu RF, chứa nhiều sóng vô tuyến
bộ chuyển đổi tần số tương tự sang kỹ thuật số (RF-ADC) và nhiều tần số vô tuyến kỹ thuật số sang analog
bộ chuyển đổi (RF-DAC).RF-ADC và RF-DAC có độ chính xác cao, tốc độ cao, tiết kiệm điện năng có thể được
được cấu hình riêng cho dữ liệu thực hoặc có thể được cấu hình theo cặp cho dữ liệu I/Q thực và ảo.Các
RF-ADC 12 bit hỗ trợ tốc độ lấy mẫu lên tới 2GSPS hoặc 4GSPS, tùy thuộc vào thiết bị được chọn.14-bit
RF-DAC hỗ trợ tốc độ mẫu lên tới 6,4GSPS.
Tổng quan về Sửa lỗi chuyển tiếp quyết định mềm (SD-FEC)
Một số Zynq UltraScale+ RFSoC bao gồm các khối FEC có độ quyết định mềm rất linh hoạt để giải mã và mã hóa
dữ liệu như một phương tiện để kiểm soát lỗi truyền dữ liệu qua các kênh liên lạc không đáng tin cậy hoặc bị nhiễu.
Các khối SD-FEC hỗ trợ giải mã/mã hóa kiểm tra chẵn lẻ mật độ thấp (LDPC) và giải mã Turbo để sử dụng trong
Các ứng dụng không dây 5G, backhaul, DOCSIS và LTE.
Tổng quan về hệ thống xử lý
Zynq UltraScale+ MPSoC và RFSoC có các biến thể lõi kép và lõi tứ của ARM Cortex-A53 (APU)
với hệ thống xử lý lõi kép ARM Cortex-R5 (RPU) (PS).Một số thiết bị còn có ARM chuyên dụng
Bộ xử lý đồ họa (GPU) Mali™-400 MP2.

  • Trước:
  • Kế tiếp:

  • Viết tin nhắn của bạn ở đây và gửi cho chúng tôi