đơn hàng_bg

các sản phẩm

DS90UB914ATHSRQ1 QFN hoàn toàn mới ban đầu QFN DS90UB914ATHSRQ1 với nhân viên bán hàng XÁC NHẬN LẠI lời đề nghị ưu đãi

Mô tả ngắn:

Thiết bị DS90UB914A-Q1 cung cấp giao diện FPD-Link III với kênh chuyển tiếp tốc độ cao và kênh điều khiển hai chiều để truyền dữ liệu qua một cáp đồng trục hoặc cặp vi sai.Thiết bị DS90UB914A-Q1 kết hợp tín hiệu vi sai trên cả đường dẫn dữ liệu kênh chuyển tiếp tốc độ cao và kênh điều khiển hai chiều.Bộ giải tuần tự được nhắm mục tiêu cho các kết nối giữa bộ tạo ảnh và bộ xử lý video trong ECU (Bộ điều khiển điện tử).Thiết bị này lý tưởng cho việc điều khiển dữ liệu video yêu cầu độ sâu pixel lên tới 12 bit cộng với hai tín hiệu đồng bộ hóa cùng với bus kênh điều khiển hai chiều.


Chi tiết sản phẩm

Thẻ sản phẩm

Thuộc tính sản phẩm

KIỂU SỰ MIÊU TẢ LỰA CHỌN
Loại Mạch tích hợp (IC)

Giao diện

Bộ tuần tự hóa, bộ giải tuần tự hóa

 

 

 

người bán Dụng cụ Texas  
Loạt Ô tô, AEC-Q100  
Bưu kiện Băng & Cuộn (TR)

Cắt băng (CT)

Digi-Reel®

 

 

 

trạng thái sản phẩm Tích cực  
Chức năng Bộ khử lưu huỳnh  
Tốc độ dữ liệu 1,4Gbps  
Kiểu đầu vào FPD-Link III, LVDS  
Loại đầu ra LVCMOS  
Số lượng đầu vào 1  
Số lượng đầu ra 12  
Cung cấp điện áp 1,71V ~ 3,6V  
Nhiệt độ hoạt động -40°C ~ 105°C (TA)  
Kiểu lắp Gắn bề mặt  
Gói / Thùng Tấm tiếp xúc 48-WFQFN  
Gói thiết bị của nhà cung cấp 48-WQFN (7x7)  
Số sản phẩm cơ sở DS90UB914  
SPQ 1000 CÁI  

 

Serializer/Deserializer (SerDes) là một cặp khối chức năng thường được sử dụng trong truyền thông tốc độ cao để bù đắp cho đầu vào/đầu ra hạn chế.Các khối này chuyển đổi dữ liệu giữa dữ liệu nối tiếp và giao diện song song theo từng hướng.Thuật ngữ "SerDes" thường dùng để chỉ các giao diện được sử dụng trong các công nghệ và ứng dụng khác nhau.Công dụng chính của SerDes là cung cấp khả năng truyền dữ liệu qua một đường truyền hoặc một đường truyền.cặp vi saiđể giảm thiểu số lượng chân I/O và kết nối.

 

Chức năng SerDes cơ bản được tạo thành từ hai khối chức năng: khối Parallel In Serial Out (PISO) (còn gọi là bộ chuyển đổi song song sang nối tiếp) và khối Serial In Parallel Out (SIPO) (còn gọi là bộ chuyển đổi nối tiếp sang song song).Có 4 kiến ​​trúc SerDes khác nhau: (1) SerDes đồng hồ song song, (2) SerDes đồng hồ nhúng, (3) SerDes 8b/10b, (4) SerDes xen kẽ bit.

Khối PISO (Đầu vào song song, Đầu ra nối tiếp) thường có đầu vào đồng hồ song song, một tập hợp các đường đầu vào dữ liệu và các chốt dữ liệu đầu vào.Nó có thể sử dụng nội bộ hoặc bên ngoàivòng khóa pha (PLL)để nhân đồng hồ song song đến với tần số nối tiếp.Dạng đơn giản nhất của PISO có mộtđăng kí canhận dữ liệu song song một lần trên mỗi đồng hồ song song và dịch chuyển nó ra ở tốc độ đồng hồ nối tiếp cao hơn.Việc triển khai cũng có thể sử dụng mộtđệm đôiđăng ký để tránhtính di độngkhi truyền dữ liệu giữa các miền đồng hồ.

Khối SIPO (Đầu vào nối tiếp, Đầu ra song song) thường có đầu ra đồng hồ nhận, một tập hợp các đường đầu ra dữ liệu và chốt dữ liệu đầu ra.Đồng hồ nhận có thể đã được khôi phục từ dữ liệu bằng chuỗi nối tiếpphục hồi đồng hồkỹ thuật.Tuy nhiên, các SerDe không truyền đồng hồ sẽ sử dụng đồng hồ tham chiếu để khóa PLL về tần số Tx chính xác, tránh mức thấp.tần số hài hòahiện diện trongdòng dữ liệu.Khối SIPO sau đó chia xung nhịp đến thành tốc độ song song.Việc triển khai thường có hai thanh ghi được kết nối dưới dạng bộ đệm đôi.Một thanh ghi được sử dụng để bấm giờ trong luồng nối tiếp và thanh ghi kia được sử dụng để giữ dữ liệu cho phía song song, chậm hơn.

Một số loại SerDes bao gồm các khối mã hóa/giải mã.Mục đích của việc mã hóa/giải mã này thường là đặt ít nhất các giới hạn thống kê về tốc độ chuyển đổi tín hiệu để cho phép thực hiện dễ dàng hơn.phục hồi đồng hồtrong máy thu, để cung cấpđóng khung, và để cung cấpcân bằng DC.

Tính năng của DS90UB914A-Q1

  • Đủ điều kiện cho các ứng dụng ô tô Hỗ trợ đồng hồ pixel đầu vào AEC-Q10025-MHz đến 100 MHz
    • Nhiệt độ thiết bị cấp 2: Phạm vi nhiệt độ hoạt động xung quanh –40oC đến +105oC
    • Cấp phân loại thiết bị HBM ESD ±8kV
    • Cấp độ phân loại CDM ESD của thiết bị C6
  • Tải trọng dữ liệu có thể lập trình:Kênh giao diện điều khiển hai chiều có độ trễ thấp liên tục với hỗ trợ I2C ở 400 kHz
    • Tải trọng 10 bit lên tới 100 MHz
    • Tải trọng 12 bit lên tới 75 MHz
  • Bộ ghép kênh 2:1 để chọn giữa hai hình ảnh đầu vào
  • Có khả năng nhận cáp đồng trục dài hơn 15 m hoặc cáp xoắn đôi có vỏ bọc 20 m
  • Hoạt động cấp nguồn qua đồng trục (PoC) mạnh mẽ
  • Bộ cân bằng nhận tự động thích ứng với những thay đổi về mất cáp
  • Ghim báo cáo đầu ra LOCK và tính năng chẩn đoán @SPEED BIST để xác thực tính toàn vẹn của liên kết
  • Nguồn điện đơn ở 1,8-V
  • Tuân thủ ISO 10605 và IEC 61000-4-2 ESD
  • Giảm thiểu EMI/EMC với trải phổ có thể lập trình (SSCG) và đầu ra so le của máy thu

Mô tả cho DS90UB914A-Q1

Thiết bị DS90UB914A-Q1 cung cấp giao diện FPD-Link III với kênh chuyển tiếp tốc độ cao và kênh điều khiển hai chiều để truyền dữ liệu qua một cáp đồng trục hoặc cặp vi sai.Thiết bị DS90UB914A-Q1 kết hợp tín hiệu vi sai trên cả đường dẫn dữ liệu kênh chuyển tiếp tốc độ cao và kênh điều khiển hai chiều.Bộ giải tuần tự được nhắm mục tiêu cho các kết nối giữa bộ tạo ảnh và bộ xử lý video trong ECU (Bộ điều khiển điện tử).Thiết bị này lý tưởng cho việc điều khiển dữ liệu video yêu cầu độ sâu pixel lên tới 12 bit cộng với hai tín hiệu đồng bộ hóa cùng với bus kênh điều khiển hai chiều.

Bộ giải tuần tự có bộ ghép kênh để cho phép lựa chọn giữa hai bộ tạo ảnh đầu vào, mỗi bộ hoạt động một lần.Quá trình truyền tải video chính chuyển đổi dữ liệu 10 bit hoặc 12 bit thành một luồng nối tiếp tốc độ cao duy nhất, cùng với việc truyền tải kênh điều khiển hai chiều có độ trễ thấp riêng biệt chấp nhận thông tin điều khiển từ cổng I2C và không phụ thuộc vào khoảng thời gian trống video.

Việc sử dụng công nghệ đồng hồ nhúng của TI cho phép giao tiếp song công hoàn toàn trong suốt qua một cặp vi sai duy nhất, mang thông tin kênh điều khiển hai chiều không đối xứng.Luồng nối tiếp đơn này đơn giản hóa việc truyền một bus dữ liệu rộng qua đường dây và cáp PCB bằng cách loại bỏ các vấn đề sai lệch giữa dữ liệu song song và đường dẫn đồng hồ.Điều này giúp tiết kiệm đáng kể chi phí hệ thống bằng cách thu hẹp đường dẫn dữ liệu, từ đó giảm lớp PCB, chiều rộng cáp cũng như kích thước và chân đầu nối.Ngoài ra, đầu vào Deserializer cung cấp khả năng cân bằng thích ứng để bù đắp tổn thất từ ​​phương tiện truyền thông trong khoảng cách xa hơn.Mã hóa/giải mã cân bằng DC bên trong được sử dụng để hỗ trợ các kết nối kết nối AC.


  • Trước:
  • Kế tiếp:

  • Viết tin nhắn của bạn ở đây và gửi cho chúng tôi