(Linh Kiện Điện Tử) 5V927PGGI8
Thuộc tính sản phẩm
KIỂU | SỰ MIÊU TẢ |
Loại | Mạch tích hợp (IC) |
người bán | Renesas Electronics America Inc |
Loạt | - |
Bưu kiện | Băng & Cuộn (TR) |
trạng thái sản phẩm | lỗi thời |
Kiểu | Máy phát điện đồng hồ |
PLL | Có với Bỏ qua |
Đầu vào | LVTTL, Pha lê |
đầu ra | LVTTL |
Số lượng mạch | 1 |
Tỷ lệ – Đầu vào:Đầu ra | 2:4 |
Vi sai – Đầu vào:Đầu ra | Không không |
Tần số - Tối đa | 160 MHz |
Bộ chia/Bộ nhân | Có không |
Cung cấp điện áp | 3V ~ 3.6V |
Nhiệt độ hoạt động | -40°C ~ 85°C |
Kiểu lắp | Gắn bề mặt |
Gói / Thùng | 16-TSSOP (0,173”, Chiều rộng 4,40mm) |
Gói thiết bị của nhà cung cấp | 16-TSSOP |
Số sản phẩm cơ sở | IDT5V927 |
Tài liệu & Phương tiện
LOẠI TÀI NGUYÊN | LIÊN KẾT |
Bảng dữ liệu | IDT5V927 |
PCN Lỗi Thời/EOL | Sửa đổi ngày 23/12/2013 |
Bảng dữ liệu HTML | IDT5V927 |
Phân loại Môi trường & Xuất khẩu
THUỘC TÍNH | SỰ MIÊU TẢ |
Mức độ nhạy cảm với độ ẩm (MSL) | 1 (Không giới hạn) |
Trạng thái TIẾP CẬN | REACH Không bị ảnh hưởng |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Tài nguyên bổ sung
THUỘC TÍNH | SỰ MIÊU TẢ |
Vài cái tên khác | 5V927PGGI8 |
Gói tiêu chuẩn | 4.000 |
Thông tin chi tiết sản phẩm
BỘ XỬ LÝ TÍN HIỆU SỐ 24-BIT
Motorola DSP56307, một thành viên của dòng bộ xử lý tín hiệu số có thể lập trình (DSP) DSP56300, hỗ trợ các ứng dụng cơ sở hạ tầng không dây với các hoạt động lọc chung.Bộ đồng xử lý bộ lọc nâng cao trên chip (EFCOP) xử lý các thuật toán lọc song song với hoạt động cốt lõi, do đó tăng hiệu suất và hiệu quả DSP tổng thể.Giống như các thành viên khác trong dòng, DSP56307 sử dụng công cụ hiệu suất cao, một chu kỳ xung nhịp cho mỗi lệnh (mã tương thích với dòng lõi DSP56000 phổ biến của Motorola), bộ dịch chuyển thùng, đánh địa chỉ 24 bit, bộ đệm lệnh và bộ điều khiển truy cập bộ nhớ trực tiếp, như trong Hình 1. DSP56307 cung cấp hiệu suất ở 100 triệu lệnh (MIPS) mỗi giây bằng cách sử dụng đồng hồ 100 MHz bên trong với lõi 2,5 volt và nguồn điện đầu vào/đầu ra 3,3 volt độc lập.
Tổng quan
Sử dụng kiến trúc dựa trên cột ASMBL (Khối mô-đun silicon nâng cao) thế hệ thứ hai, XC5VLX330T-3FFG1738I chứa năm nền tảng riêng biệt (họ con), là sự lựa chọn nhiều nhất được cung cấp bởi bất kỳ họ FPGA nào.Mỗi nền tảng chứa một tỷ lệ tính năng khác nhau để đáp ứng nhu cầu của nhiều thiết kế logic nâng cao.Ngoài cấu trúc logic hiệu suất cao, tiên tiến nhất, các FPGA XC5VLX330T-3FFG1738I còn chứa nhiều khối cấp hệ thống IP cứng, bao gồm RAM/FIFO khối 36-Kbit mạnh mẽ, các lát DSP 25 x 18 thế hệ thứ hai, công nghệ Select IO được tích hợp sẵn. trong trở kháng được điều khiển bằng kỹ thuật số, khối giao diện đồng bộ nguồn Chip Sync, chức năng giám sát hệ thống,
ĐẶC TRƯNG
Lõi DSP56300 hiệu suất cao
● 100 triệu lệnh mỗi giây (MIPS) với xung nhịp 100 MHz ở lõi 2,5 V và 3,3 VI/O
● Mã đối tượng tương thích với lõi DSP56000
● Tập lệnh song song cao
● Đơn vị logic số học dữ liệu (ALU)
- Bộ tích lũy số nhân song song 24 x 24-bit được dẫn đường đầy đủ
- Bộ dịch chuyển thùng song song 56-bit (dịch chuyển và chuẩn hóa nhanh; tạo và phân tích luồng bit)
- Hướng dẫn ALU có điều kiện
- Hỗ trợ số học 24-bit hoặc 16-bit dưới sự điều khiển của phần mềm
● Bộ điều khiển chương trình (PCU)
- Hỗ trợ mã vị trí độc lập (PIC)
- Chế độ địa chỉ được tối ưu hóa cho các ứng dụng DSP (bao gồm cả các offset ngay lập tức)
- Bộ điều khiển bộ đệm lệnh trên chip
- Ngăn xếp phần cứng có thể mở rộng bộ nhớ trên chip
- Vòng lặp DO phần cứng lồng nhau
- Ngắt tự động quay trở lại nhanh
● Truy cập bộ nhớ trực tiếp (DMA)
- Sáu kênh DMA hỗ trợ truy cập nội bộ và bên ngoài
- Chuyển một, hai và ba chiều (bao gồm cả bộ đệm tròn)
- Ngắt chuyển giao cuối khối
- Kích hoạt từ các đường ngắt và tất cả các thiết bị ngoại vi
● Vòng khóa pha (PLL)
- Cho phép thay đổi hệ số phân chia công suất thấp (DF) mà không làm mất khóa
- Đồng hồ đầu ra có chức năng loại bỏ độ lệch
● Hỗ trợ gỡ lỗi phần cứng
- Mô-đun mô phỏng trên chip (On CE)
- Cổng truy cập thử nghiệm nhóm hành động thử nghiệm chung (JTAG) (TAP)
- Chế độ theo dõi địa chỉ phản ánh quyền truy cập RAM chương trình nội bộ tại cổng bên ngoài